数字逻辑电路_(实验十六:同步时序电路设计(1111序列检测器))课堂实验指导书-应用案例-DE10-Nano持续更新-友晶-板卡教程-Intel FPGA教学资源分享/Altera FPGA学习教程
  • 免费注册   
  • 会员登录   
  • 设为首页
  • 加入收藏
  • 咨询热线:13258292731

    数字逻辑电路_(实验十六:同步时序电路设计(1111序列检测器))课堂实验指导书

    详细说明

    Lab16:实验材料

    点击下载:



    实验十六同步时序电路设计(一)


    教材(1: P278  1D_FF; 2: P1153-9(JK_FF))    1111序列检测器

    信号对照表


    输入

    输出

    教材信号

    x

    CLK

    Z

    DE10_Nano

    SW0

    KEY0

    Led0

    实验问题:

    1删除jitter 模块试试会怎样?到了必须解决防抖动的时候了,通过jitter 代码示例,你觉得防抖动代码的思想是什么?写出你自己更简单有效的防抖动代码。


    2,仔细观察Z与输入X和时钟上升沿之间的时序关系,有何感触?